您好,欢迎来到暴趣科技网。
搜索
您的当前位置:首页硬件工程师考题

硬件工程师考题

来源:暴趣科技网
模拟电路(请选择10道题回答)

1、基尔霍夫定理的内容是什么?

3、最基本的如三极管曲线特性。

4、描述反馈电路的概念,列举他们的应用。

5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反 馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非 线性失真,有效地扩展放大器的通频带,自动调节作用)

6、放大电路的频率补偿的目的是什么,有哪些方法?

7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。

8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。

9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺 点,特别是广泛采用差分结构的原因。

10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。

11、画差放的两个输入管。

12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的 运放电路。

13、用运算放大器组成一个10倍的放大器。

15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R上电 压,要求制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤 波器。当RC<16、有源滤波器和无源滤波器的原理及区别?

17、有一时域信号S=V0sin(2pif0t)+V1cos(2pif1t)+V2sin(2pif3t+90),当其通过低通、 带通、高通滤波器后的信号表示方式。

18、选择电阻时要考虑什么?

19、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平,这个单管你会用P管 还是N管,为什么?

20、给出多个mos管组成的电路求5个点的电压。

21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,简单描述 其优缺点。

22、画电流偏置的产生电路,并解释。

23、史密斯特电路,求回差电压。

24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期....)

25、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。

26、VCO是什么,什么参数(压控振荡器?)

27、锁相环有哪几部分组成?

28、锁相环电路组成,振荡器(比如用D触发器如何搭)。

31、一电源和一段传输线相连(长度为L,传输时间为T),画出终端处波形,考虑传输线 无损耗。给出电源电压波形图,要求绘制终端波形图。

33、DAC和ADC的实现各有哪些方法?(仕兰微电子) 34、A/D电路组成、工作原理。

数字电路(请选择10道题回答) 1、同步电路和异步电路的区别是什么?

2、什么是同步逻辑和异步逻辑?

3、什么是\"线与\"逻辑,要实现它,在硬件特性上有什么具体要求?

4、什么是Setup 和Holdup时间?

5、setup和holdup时间,区别.

6、解释setup time和hold time的定义和在时钟信号延迟时的变化。

7、解释setup和hold time violation,画图说明,并说明解决办法。

8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。

9、什么是竞争与冒险现象?怎样判断?如何消除?

10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)

11、如何解决亚稳态。

12、IC设计中同步复位与 异步复位的区别。

13、MOORE 与 MEELEY状态机的特征。

14、多时域设计中,如何处理信号跨时域。

15、给了reg的setup,hold时间,求中间组合逻辑的delay范围。

16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min。组合逻辑电路最大延 迟为T2max,最小为T2min。问,触发器D2的建立时间T3和保持时间应满足什么条件。

17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有 clock的delay,

写出决定最大时钟的因素,同时给出表达式。

18、说说静态、动态时序模拟的优缺点。

19、一个四级的Mux,其中第二级信号为关键信号 如何改善timing。

20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,使得输出依赖于关键路径。

21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优点),全加器等等。

22、卡诺图写出逻辑表达使。

23、化简F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。

25、To design a CMOS invertor with balance rise and fall time,please define the ration of channel width of PMOS and NMOS and explain?

26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?

27、用mos管搭出一个二输入与非门。

28、please draw the transistor level schematic of a cmos 2 input AND gate and explain which input has faster response for output rising edge.(less delay time)。

29、画出NOT,NAND,NOR的符号,真值表,还有transistor level的电路。

30、画出CMOS的图,画出tow-to-one mux gate。

31、用一个二选一mux和一个inv实现异或。

32、画出Y=A*B+C的cmos电路图。

33、用逻辑们和cmos电路实现ab+cd。

34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E)。

35、利用4选1实现F(x,y,z)=xz+yz’。

36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(

37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形。

38、为了实现逻辑(A XOR B)OR (C AND D),请选用以下逻辑中的一种,并说明为什么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR

39、用与非门等设计全加法器。

40、给出两个门电路让你分析异同。

41、用简单电路实现,当A为输入时,输出B波形为…

42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比0 多,那么F输出为1,否则F为0),用与非门实现,输入数目没有。

43、用波形表示D触发器的功能。

44、用传输门和倒向器搭一个边沿触发器。

45、用逻辑们画出D触发器。

46、画出DFF的结构图,用verilog实现之。

47、画出一种CMOS的D锁存器的电路图和版图。

48、D触发器和D锁存器的区别。

49、简述latch和filp-flop的异同。

51、latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的。

52、用D触发器做个二分颦的电路.又问什么是状态图。

53、请画出用D触发器实现2倍分频的逻辑电路?

54、怎样用D触发器、与或非门组成二分频电路?

55、How many flip-flop circuits are needed to divide by 16?

56、用filp-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出carryout和next-stage.

57、用D触发器做个4进制的计数。

58、实现N位Johnson Counter,N=5。

59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢?

61、Verilog中BLOCKING NONBLOCKING 赋值的区别。

62、写异步D触发器的verilog module。

63、用D触发器实现2倍分频的Verilog描述?

、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器件有哪些? b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。

65、请用HDL描述四位的全加法器、5分频电路。

66、用VERILOG或VHDL写一段代码,实现10进制计数器。

67、用VERILOG或VHDL写一段代码,实现消除一个glitch。

69、描述一个交通信号灯的VHDL设计。

70、画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱。

71、设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确的找

回钱数。(1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求。

因篇幅问题不能全部显示,请点此查看更多更全内容

Copyright © 2019- baoquwan.com 版权所有 湘ICP备2024080961号-7

违法及侵权请联系:TEL:199 18 7713 E-MAIL:2724546146@qq.com

本站由北京市万商天勤律师事务所王兴未律师提供法律服务